2026年2月5日 – CHIPS Allianceは、オープンソースシリコンのエコシステムを「成熟フェーズ」へ移行させる方針を発表した。ガバナンス体制の刷新、Root of Trust(RoT)関連IPの強化、SystemVerilogツール群の統合、AI/MLを活用したEDAの検討など、技術・組織の両面で大きな変革が進む。これにより、信頼性の高いオープンIPとEDAツールを中心とした共通基盤の確立を目指す。
発表内容の詳細
ガバナンス体制の刷新
- 2026年よりGeneral Manager職を廃止し、Governing BoardとTechnical Advisory Council(TAC)によるコミュニティ主導型運営へ移行。
- 財務基盤の強化を目的に、2026年の会費を25%引き上げ、長期的な持続性を確保。
- 2026年のGoverning Board ChairにMatt Cockrell氏、TAC ChairにAaron Cunningham氏が就任。
Root of Trust(RoT)関連技術の強化
- Caliptra 2.1 RTLのリリース後、OCP LOCK対応やポスト量子暗号(PQC)機能の検討が進行。
- OpenPRoT(Open Portable Root of Trust Firmware Stack)を新規プロジェクトとして推進。AMD・Googleが主導し、RoT向けの共通ファームウェア基盤を構築中。
SystemVerilogツール群の統合
- Verible、RISCV-DV、SV-Tests、Synligなど、既存のSystemVerilog関連ツールを1つの傘下プロジェクトとして統合。
- TACによる支援強化、マーケティング・法務リソースの集約により、EDAツールの品質向上と開発効率化を狙う。
FPGA向けオープンツールチェーン「F4PGA」の強化
- F4PGA Working GroupをTACの正式プロジェクトとして統合し、FPGA開発者向けのオープンツールチェーン普及を加速。
AI/MLを活用したEDAの検討
- UC San Diego、Arizona State Universityなどの大学と連携し、AI/MLを活用したEDAフレームワークのワーキンググループ設立を検討。
- 将来的には「エージェント型AIによる設計自動化」を視野に入れた取り組み。
Coral NPUのオープンソース化検討
- Edge AI向けのCoral NPUをCHIPS Allianceに寄贈する可能性について議論中。
- 実現すれば、ハードウェア〜ソフトウェアまで一貫したオープンAIプラットフォームが形成される。
技術的ポイント
高品質・検証済みIPの提供
CaliptraやOpenPRoTは、Root of Trustの標準化とセキュリティ強化に直結する。特にPQC対応は、将来の量子計算機時代を見据えた重要な技術要素である。
SystemVerilogツールの統合による開発効率化
Verible(Lint/Formatter)、RISCV-DV(ランダム命令生成)、SV-Tests(互換性テスト)、Synlig(合成ツール)を統合することで、
- CDC/RDC検証
- Lint品質向上
- 合成フローの一貫性
など、設計〜検証のPPA(Power/Performance/Area)最適化に寄与する。
AI/EDAの新潮流
AI/MLをEDAに適用する動きは業界全体で加速しており、レイアウト探索、テスト生成、RTL最適化などへの応用が期待される。CHIPS Allianceがオープンフレームワークを主導することで、研究成果の標準化と実用化が進む可能性がある。


コメント