CadenceがPalladium Z2の新機能を発表 SoC検証を加速する機能が追加

2024年1月18日 – CadenceはPalladium Z2 Enterprise Emulation Systemの新しいアプリケーションポートフォリオを発表した。これには、業界初の4ステートエミュレーション機能、混合信号モデリング、複雑なSoCの動的電力解析のためのアプリが含まれる。これらのアプリは、人工知能と機械学習(AI/ML)、ハイパースケール、モバイルなどの先進的なアプリケーションにおけるシステム設計の複雑さに対応し、顧客に高性能かつ効率的なエミュレーションソリューションを提供する。

Palladium Z2で追加される主な機能

  • 4-State Emulation: 4ステートエミュレーション機能を備えた業界初のアプリで、X-伝播を必要とするシミュレーションを加速し、複雑なSoCの低消費電力検証を可能にする。
  • Real Number Modeling: Mixed-Signalデザインのシミュレーションを加速するための業界初の実数モデルエミュレーション(Real Number Modeling)機能を提供。
  • Dynamic Power Analysis: 複雑なSoCの数十億ゲート、百万クロックサイクルの電力解析を最大5倍(従来バージョン比)高速化する次世代の大規模並列アーキテクチャ。

これらの機能により、従来は実機でしか確認できなかった性能がより上流でシミュレートが可能となり、複雑で大規模なSoC検証がさらに加速することとなるだろう。

4ステート

シミュレーション上では信号は0,1,X(不定),Z(ハイインピーダンス)の4-ステートを持つ。しかしFPGAやASICなどに実装した実物の回路では信号の値は0か1の2-ステートとなる。エミュレータでも従来は実物の回路と同じく2-ステートだったが、今回の新機能により4-ステートの表現が可能となった。

Real Number Modeling

ディジタル回路の内部は0,1で表現され、その動きを通常通りHDLを用いて記述する。しかし、インターフェースなどはアナログの特性を考慮する必要があり、アナログ特性は連続的に値が変化する。Real Number Modelingではアナログ特性を数式に置き換え、ある時間の値を算出することでディジタルの世界でアナログ特性を含んだシミュレーションが可能となる。

ソース

Just a moment...

コメント

タイトルとURLをコピーしました