2025年1月22日 – Cadenceは、MediaTekが2nmプロセス技術の開発において、CadenceのAI駆動型Virtuoso StudioとSpectre X SimulatorをNVIDIAの高速コンピューティングプラットフォーム上で採用したと発表した。これにより、設計生産性が30%向上したと報告している。
Virtuoso ADE Suiteを活用し、MediaTekは独自のAI最適化アルゴリズムを統合することで、回路設計の効率を高めているとのこと。さらに、NVIDIA H100 GPU上で動作するSpectre Xは、CPU上での動作と同等の精度を維持しつつ、レイアウト後の大規模な先端ノード設計のシミュレーションで最大6倍の性能向上を実現している。
MediaTekのアナログレイアウトチームは、2nm技術におけるカスタムデジタルブロックの設計において、Virtuoso Layout Suiteのデバイスレベルルーターを採用し、レイアウトの生産性を大幅に向上させているとのこと。また、AIとVirtuosoのオープンプラットフォームを活用して、プロトタイピング配置と低電力予測フローをカスタマイズし、さらに30%の設計生産性向上を達成している。
MediaTekの副社長であるChing San Wu氏は、「CadenceのAI駆動型ツールの採用により、設計のターンアラウンドタイムを短縮し、生産性を向上させることができました」と述べているとのこと。
解説
1. 先進的な設計技術の採用:
MediaTekは、2nmプロセスの高性能アナログIPの開発において、AIを活用したCadenceの設計ソリューションを採用することで、設計の生産性を30%向上させている。 特に、Virtuoso Studioの高度な最適化機能により、設計の中心化プロセスが加速され、効率が大幅に向上した。
2. GPUによるシミュレーション性能の向上:
NVIDIAのH100 GPU上で動作するSpectre X Simulatorは、従来のCPU上での動作と同等の精度を維持しつつ、レイアウト後の大規模な先進ノード設計のシミュレーションにおいて最大6倍の性能向上を実現している。 これにより、複雑な設計の検証時間が短縮され、市場投入までの時間が削減される。
3. AIと自動化による設計効率の向上:
MediaTekは、Virtuoso ADE Suiteを使用して独自のAI最適化アルゴリズムを開発ワークフローに統合し、回路設計の効率を向上させている。 さらに、Virtuoso Layout Suiteのデバイスレベルルーターを採用することで、レイアウトの生産性を大幅に向上させている。
4. 業界への影響:
この取り組みは、AIとGPUを活用した設計およびシミュレーションの新しい標準を確立し、半導体業界全体の設計効率と性能向上に寄与するものと考えられる。特に、先進的なプロセス技術における設計の複雑化に対応するための効果的なソリューションとして注目されている。

コメント